Skip to main content
Rudolf Matoušek
Kafka Leoš, Matoušek Rudolf
:
Design Retiming in HDL
,
Proceedings of Workshop 2005, p. 258-259
, Eds: Říha B.,
ČVUT,
(Praha 2005)
,
Annual University-Wide Seminar. WORKSHOP 2005 /13./,
(Praha, CZ, 21.03.2005-25.03.2005) [2005]
Daněk Martin, Heřmánek Antonín, Honzík Petr, Kadlec Jiří, Matoušek Rudolf, Pohl Zdeněk
:
GIN - notetaker for blind people: An example of using dynamic reconfiguration of FPGAs
,
ACACES 2005. Advanced Computer Architecture and Compilation for Embedded Systems, p. 15-18
, Eds: Bosschere K.,
HiPEAC Network of Excellence,
(Ghent 2005)
,
ACACES 2005.,
(L'Aquila, IT, 26.07.2005) [2005]
Bartosinski Roman, Daněk Martin, Honzík Petr, Matoušek Rudolf
:
Dynamic reconfiguration in FPGA-based SoC designs
,
ACACES 2005. Advanced Computer Architecture and Compilation for Embedded Systems, p. 35-38
, Eds: Bosschere K.,
HiPEAC Network of Excellence,
(Ghent 2005)
,
ACACES 2005.,
(L'Aquila, IT, 26.07.2005) [2005]
Bartosinski Roman, Daněk Martin, Honzík Petr, Matoušek Rudolf
:
Dynamic reconfiguration in FPGA-based SoC designs
,
Proceedings of the 8th IEEE Workshop on Designs and Diagnostics of Electronic Circuits nad Systems, p. 129-136
, Eds: Takách G., Hlawiczka A., Sziraj J.,
University of West Hungary,
(Sopron 2005)
,
IEEE Design and Diagnostics of Electronic Circuits nad Systems Workshop (DDECS 2005) /8./,
(Sopron, HU, 13.04.2005-16.04.2005) [2005]
Kafka Leoš, Kielbik R., Matoušek Rudolf, Moreno J. M.
:
VPart: An automatic partitioning tool for dynamic reconfiguration. Abstract
,
FPGA 2005 - ACM/SIGDA Thirteenth International Symposium on Field-Programmable Gate Arrays, p. 263
, Eds: Schmidt H., Wilton S.,
ACM,
(Monterey 2005)
,
FPGA 2005 /13./,
(Monterey, US, 20.02.2005-22.02.2005) [2005]
Bartosinski Roman, Daněk Martin, Honzík Petr, Matoušek Rudolf
:
Dynamic reconfiguration in FPGA-based SoC designs. Abstract
,
FPGA 2005 - ACM/SIGDA Thirteenth ACM International Symposium on Field-Programmable Gate Arrays, p. 274
, Eds: Schmidt H., Wilton S.,
ACM,
(Monterey 2005)
,
FPGA 2005 /13./,
(Monterey, US, 20.02.2005-22.02.2005) [2005]
Mazanec Tomáš, Heřmánek Antonín, Matoušek Rudolf
:
Model of the transmission system of the reconnaissance system Orpheus
,
Technical Computing Prague 2005 : 13th Annual Conference Proceedings, p. 1-4
, Eds: Moler C., Procházka A., Walden B.,
MATLAB 05. Technical Computing 2005 /13./,
(Praha, CZ, 15.11.2005) [2005]
Daněk Martin, Honzík Petr, Kadlec Jiří, Matoušek Rudolf, Pohl Zdeněk
:
Reconfigurable system-on-a-programmable-chip platform
,
Proceedings of the 7th IEEE Workshop on Design and Diagnostics of Electronic Circuits and Systems, p. 21-28,
IEEE Workshop on DDECS 2004 /7./,
(Stará Lesná, SK, 18.04.2004-21.04.2004) [2004]
Matoušek Rudolf
:
Dynamic reconfiguration of FPGAs: a case study
,
Počítačové Architektury & Diagnostika PAD 2003, p. 17-23
, Eds: Kotásek Z., Růžička R., Sekanina L.,
VUT,
(Brno 2003)
,
PAD 2003 Počítačové Architektury & Diagnostika,
(Zvíkovské Podhradí, CZ, 24.09.2003-26.09.2003) [2003]
Matoušek Rudolf, Pohl Zdeněk, Daněk Martin, Kadlec Jiří
:
Dynamic reconfiguration of Atmel FPGAs
,
UK ACM SIGDA 3rd Workshop on Electronic Design Automation, p. 1-4
, Eds: Hettiaratchi S.,
University of Southampton,
(Southampton 2003)
,
UK ACM SIGDA Workshop on Electronic Design Automation /3./,
(Southampton, GB, 11.09.2003-12.09.2003) [2003]
Matoušek Rudolf, Pohl Zdeněk, Daněk Martin, Kadlec Jiří
:
Dynamic reconfiguration of FPGAs
,
Recent Trends in Multimedia Information Processing. Proceedings, p. 288-291
, Eds: Šimák B., Zahradník P.,
Czech Technical University,
(Prague 2003)
,
International Workshop on Systems, Signals and Image Processing /10./,
(Praha, CZ, 10.09.2003-11.09.2003) [2003]
Matoušek Rudolf, Daněk Martin, Pohl Zdeněk, Kadlec Jiří
:
Dynamic runtime partial reconfiguration in FPGA
,
ECMS 2003. 6th International Workshop on Electronics, Control, Measurement and Signals, p. 294-298
, Eds: Nouza J., Drábková J.,
Technical University,
(Liberec 2003)
,
ECMS 2003 /6./,
(Liberec, CZ, 02.06.2003-04.06.2003) [2003]
Pohl Zdeněk, Matoušek Rudolf, Kadlec Jiří, Tichý Milan, Líčko M.
:
Lattice adaptive filter implementation for FPGA
,
FPGA 2003 ACM/SIGDA Eleventh ACM International Symposium on Field-Programmable Gate Arrays, p. 246,
ACM,
(Monterey 2003)
,
FPGA 2003,
(Monterey, US, 23.02.2003-25.02.2003) [2003]
Líčko Miroslav, Métais B., Tichý Milan, Matoušek Rudolf
:
Extension for Xilinx System Generator - logarithmic arithmetic blockset
,
MATLAB 2002. Sborník příspěvků 10. ročníku konference, p. 280-284,
VŠCHT,
(Praha 2002)
,
MATLAB 2002,
(Praha, CZ, 07.11.2002) [2002]
Matoušek Rudolf, Líčko Miroslav, Heřmánek Antonín, Softley C.
:
Floating-Point-Like Arithmetic for FPGA
,
POSTER 2002, p. 2,
FEL ČVUT,
(Praha 2002)
,
International Student Conference on Electrical Engineering /6./,
(Praha, CZ, 23.05.2002) [2002]
Matoušek Rudolf, Tichý Milan, Pohl Zdeněk, Kadlec Jiří, Softley C.
:
Logarithmic number system and floating-point arithmetics on FPGA
,
Field-Programmable Logic and Applications: Reconfigurable Computing Is Going Mainstream, p. 627-636
, Eds: Glesner M., Zipf P., Renovell M.,
Springer,
(Berlin 2002)
Lecture Notes in Computer Science. vol.2438 ,
International Conference FPL 2002 /12./,
(Montpellier, FR, 02.09.2002-04.09.2002) [2002]
Líčko Miroslav, Tichý Milan, Heřmánek Antonín, Matoušek Rudolf, Pohl Zdeněk
:
Prototyping of DSP algorithms on FPGA
,
POSTER 2002, p. 2,
FEL ČVUT,
(Praha 2002)
,
International Student Conference on Electrical Engineering /6./,
(Praha, CZ, 23.05.2002) [2002]
Líčko Miroslav, Matoušek Rudolf, Pohl Zdeněk
:
Utilization of Matlab for the logarithmic processor development
,
Sborník příspěvků 9.ročníku konference MATLAB 2001, p. 222-225
, Eds: Procházka A., Uhlíř J.,
VŠCHT,
(Praha 2001)
,
MATLAB 2001 /9./,
(Praha, CZ, 11.10.2001) [2001]
Líčko Miroslav, Pohl Zdeněk, Matoušek Rudolf, Heřmánek Antonín
:
Tuning and implementation of DSP algorithms on FPGA
,
Sborník příspěvků 9.ročníku konference MATLAB 2001, p. 226-230
, Eds: Procházka A., Uhlíř J.,
VŠCHT,
(Praha 2001)
,
MATLAB 2001 /9./,
(Praha, CZ, 11.10.2001) [2001]
Heřmánek Antonín, Kadlec Jiří, Matoušek Rudolf, Líčko Miroslav, Pohl Zdeněk
:
Pipelined logarithmic 32bit ALU for Celoxica DK1
,
Sborník příspěvků 9.ročníku konference MATLAB 2001, p. 72-80
, Eds: Procházka A., Uhlíř J.,
VŠCHT,
(Praha 2001)
,
MATLAB 2001 /9./,
(Praha, CZ, 11.10.2001) [2001]
Kadlec Jiří, Matoušek Rudolf, Heřmánek Antonín, Líčko Miroslav, Softley Ch.
:
Logarithmic ALU 32-bit for Handel C 2.1 and Celoxica DK1
,
Celoxica User Conference. Proceedings,
Celoxica,
(Abington 2001)
,
Celoxica User Conference /1./,
(Stratford, GB, 02.04.2001-04.04.2001) [2001]
Download
Kadlec Jiří, Matoušek Rudolf, Líčko Miroslav
:
FPGA implementation of logarithmic unit core
,
Embedded Intelligence 2001, p. 547-554,
Design & Elektronik,
(Nürnberg 2001)
,
Embedded Intelligence 2001,
(Nürnberg, DE, 14.02.2001-16.02.2001) [2001]
Albu F., Kadlec Jiří, Softley Ch., Matoušek Rudolf, Heřmánek Antonín, Coleman J. N., Fagan A.
:
Implementation of (Normalised) RLS Lattice on Virtex
,
Field-Programmable Logic and Applications. Proceedings, p. 91-100
, Eds: Brebner G., Woods R.,
Springer,
(Berlin 2001)
Lecture Notes in Computer Science. vol.2147 ,
International Conference FPL 2001,
(Belfast, IE, 27.08.2001-29.08.2001) [2001]
Líčko Miroslav, Matoušek Rudolf, Heřmánek Antonín
:
Alpha accelerator for RTW - Windows Target
,
Sborník příspěvků 8. ročníku konference MATLAB 2000, p. 197-201,
VŠCHT,
(Praha 2000)
,
MATLAB 2000 /8./,
(Praha, CZ, 01.11.2000) [2000]
Heřmánek Antonín, Matoušek Rudolf, Líčko Miroslav, Kadlec Jiří
:
FPGA implementation of logarithmic unit
,
Sborník příspěvků 8. ročníku konference MATLAB 2000, p. 84-90,
VŠCHT,
(Praha 2000)
,
MATLAB 2000 /8./,
(Praha, CZ, 01.11.2000) [2000]
Strádal V., Matoušek Rudolf
:
LOGAT
,
Sborník příspěvků 8. ročníku konference MATLAB 2000, p. 384-386,
VŠCHT,
(Praha 2000)
,
MATLAB 2000 /8./,
(Praha, CZ, 01.11.2000) [2000]
Matoušek Rudolf
:
Traffic Toolbox
,
Sborník příspěvků 8. ročníku konference MATLAB 2000, p. 232-235,
VŠCHT,
(Praha 2000)
,
MATLAB 2000 /8./,
(Praha, CZ, 01.11.2000) [2000]
Kadlec Jiří, Matoušek Rudolf, Vialatte Christian, Coleman J. N.
:
Port of Pascal FPGA-logarithmic-unit simulator to Simulink/RTW
,
Sborník příspěvků 7. ročníku konference MATLAB '99, p. 84-90,
VŠCHT,
(Praha 1999)
,
MATLAB '99 /7./,
(Praha, CZ, 03.11.1999) [1999]