Bibliografie
Conference Paper (Czech conference)
Architektura systému pro dynamicky rekonfigurovatelný komunikační terminál
: Počítačové architektury a diagnostika 2008 Sborník příspěvků, p. 51-56 , Eds: Plíva Zdeněk, Novák Ondřej, Jeníček Jiří, Rozkovec Martin
: Počítačové architektury a diagnostika 2008, (Hejnice, CZ, 15.09.2008-17.09.2008)
: CEZ:AV0Z10750506
: 1ET100750408, GA AV ČR, 1ET300750402, GA AV ČR
: DSP, FPGA, dynamic reconfiguration, SDR
(cze): Tento článek popisuje možnost implementace architektury výpočetního systému, který by umožňoval dynamicky vytvářet datové cesty s výpočetními uzly, a realizovat tak aplikace pro proudové zpracovávání dat. Příkladem aplikace pro proudové zpracování dat je implementace vysílacího a přijímacího řetězce komunikačního terminálu, na kterou je zaměřen následující text. Architektura je realizována pomocí obvodu FPGA, který umožňuje dynamicky měnit svojí funkci za běhu – pomocí tzv. dynamické rekonfigurace. Funkce obvodu může být měněna úplně nebo jen částečně, kdy je část obvodu statická a část dynamická. Rekonfigurace je řízena softwarově pomocí programu řídícího mikroprocesoru, který lze implementovat ve statické části obvodu FPGA („Soft“ procesor) rovněž lze využít jakýkoliv jiný procesor připojený k obvodu.
(eng): This paper describes possibilities of computing architecture implementation for dynamic data path generation for stream computation. An application example for this computing architecture is implementation of communication terminal described in this paper. The computing architecture is implemented on FPGA circuits supporting dynamic reconfiguration. FPGA functionality can be fully or partially changed during runtime when part of FPGA is static and part dynamic. Reconfiguration process is controlled by a microprocessor. The microprocessor could be implemented in FPGA static part (soft processor) or using an external integrated circuit.
: BC