Skip to main content
top

Bibliography

Conference Paper (international conference)

Configuration System for a DSP/FPGA-Based Embedded Accelerator

Schier Jan, Kovář Bohumil, Zuzaňák J.

: Digital Technologies 2007 Proceedings, p. 1-4 , Eds: Jarina Roman

: Digital Technologies 2007, (Žilina, SK, 29.11.2007-30.11.2007)

: CEZ:AV0Z10750506

: 1ET400750408, GA AV ČR

: video-processing, FPGA, accelerator, configuration, Simulink

(eng): An embedded configuration engine for a DSP/FPGA based accelerator is considered. The engine is used to simplify configuration of the accelerator using ready-made functional blocks. A parser for Simulink models has been designed which generates scripts for the configuration engine as its output.

(cze): Článek se zabývá konfiguračním procesorem pro vestavný DSP/FPGA akcelerátor. Konfigurační procesor zjednodušuje, při použití předpřipravených funkčních bloků, konfiguraci akcelerátoru. Článek se zaměřuje především na parser Simulinkových modelů, jehož účelem je generovat z těchto modelů skripty pro konfigurační procesor.

: JB